## 0V7670C-V3模块脚定义简要说明. txt

## 注: SCCB写地址0x42, 读地址0x43

具体细节请参考0V7670.pdf

| 1脚<br>2<br>3<br>4<br>5<br>6<br>7<br>8<br>空  | VCC<br>GND<br>SCL<br>SDA<br>VSYNC<br>HREF<br>PCLK<br>XCLK | 地<br>SCL<br>SDA<br>VSYNC<br>HSYNC<br>PCLK<br>XVCLK                   | 2.5v3.0V (可提供2.9V5V的版本 提前定货)<br>模块内部带上拉电阻 I<br>模块内部带上拉电阻 I/0<br>帧同步 0<br>行同步 0<br>像素时钟 0<br>主时钟输入 I (带24MHZ晶振的模块此脚为NC/需要定货 悬 |
|---------------------------------------------|-----------------------------------------------------------|----------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------|
| 9<br>10<br>11<br>12<br>13<br>14<br>16<br>16 | D7<br>D6<br>D5<br>D4<br>D3<br>D2<br>D1                    | DOUT7<br>DOUT6<br>DOUT5<br>DOUT4<br>DOUT3<br>DOUT2<br>DOUT1<br>DOUT0 | 像素数据 0<br>像素数据 0<br>像素数据 0<br>像素数据 0<br>像素数据 0<br>像素数据 0<br>像素数据 0                                                           |
|                                             |                                                           | nitip                                                                | 像素数据 0<br>像素数数据 0<br>像素素数据 0<br>像素素数据 0<br>像素素数据 0                                                                           |
|                                             |                                                           |                                                                      |                                                                                                                              |